Imagen de cubierta local
Imagen de cubierta local
Imagen de Google Jackets

Diseño digital / M. Morris Mano

Por: Tipo de material: TextoTextoIdioma: es Detalles de publicación: Naucalpan de Juárez : Prentice-Hall Hispanoamericana, 1987Descripción: xi, 491 p. : figTipo de contenido:
  • texto
Tipo de medio:
  • sin mediación
Tipo de soporte:
  • volumen
ISBN:
  • 9688801062
Tema(s):
Contenidos:
Etiquetas de esta biblioteca: No hay etiquetas de esta biblioteca para este título. Ingresar para agregar etiquetas.
Valoración
    Valoración media: 0.0 (0 votos)
Existencias
Tipo de ítem Biblioteca actual Colección Signatura topográfica Materiales especificados Estado Código de barras
Libros Libros Biblioteca "Ing. Alcides R. Martínez" Colección general 621.38 M833 (Navegar estantería(Abre debajo)) Buen Estado Disponible 706
Libros Libros Biblioteca "Ing. Alcides R. Martínez" Colección general 621.38 M833 (Navegar estantería(Abre debajo)) Buen Estado Disponible 1413

Incluye índice alfabético

1. SISTEMAS BINARIOS
1-1 Computadoras digitales y sistemas digitales
1-2 Números binarios
1-3 Conversiones de la base de números
1-4 Números octales y hexadecimales
1-5 Complementos
1-6 Códigos binarios
1-7 Almacenamiento binario y registros
1-8 Lógica binaria
1-9 Circuitos integrados
2. ALGEBRA BOOLEANAS Y COMPUERTAS LÓGICAS
2-1 Definiciones básicas
2-2 Definición axiomática del algebra booleana
2-3 Teoremas básicos y propiedades del algebra booleana
2-4 Funciones booleanas
2-5 Formas canónicas y estándar
2-6 Otras operaciones lógicas
2-7 Compuertas lógicas digitales
2-8 Familias lógicas digitales IC
3. SIMPLIFICACIÓN DE FUNCIONES BOOLEANAS
3-1 Métodos de mapas
3-2 Mapas de dos y tres variables
3-3 Mapas de cuatro variables
3-4 Mapas de cinco y seis variables
3-5 Simplificación de productos de suma
3-6 Implementación con NOR y NAND
3-7 Otras implementaciones de nivel dos
3-8 Condiciones no importa
3-9 Método de tabulación
3-10 Determinación de los implicantes primos
3-11 Selección de implicantes primos
3-12 Comentarios concluyentes
4 LÓGICA COMBINACIONAL
4-1 Introducción
4-2 Procedimiento de diseño
4-3 Sumadores
4-4 Restadores
4-5 Conversión de código
4-6 Procedimiento de análisis
4-7 Circuitos NAND de nivel múltiple
4-8 Circuitos NOR de niveles múltiples
4-9 OR-excluyente y funciones de equivalencia
5 Lógica combinacional con MSI y LSI
5-1 Introducción
5-2 Sumador binario paralelo
5-3 Sumador decimal
5-4 Comparador de magnitud
5-5 Decodificadores
5-6 Multiplexores
5-7 Memoria de solo lectura (ROM)
5-8 Arreglo lógico programable (PLA)
5-9 Comentarios concluyentes
6 LÓGICA SECUENCIAL SÍNCRONA
6-1 Introducción
6-2 Flips-flops
6-3 Disparo del slip-flop
6-4 Análisis de circuitos secuenciales temporizados
6-5 Reducción y asignación de estado
6-6 Tablas de excitación flip-flop
6-7 Procedimiento de diseño
6-8 Diseño de contadores
6-9 Diseño mediante las ecuaciones de estado
7 REGISTROS Y CONTADORES Y UNIDAD DE MEMORIA
7-1 Introducción
7-2 Registros
7-3 Registros con corrimiento
7-4 ¡Contadores de ondulación o pulsación
7-5 Contadores sincrónicos
7-6 Secuencias de temporizado
7-7 Unidad de memoria
7-8 Ejemplos de memorias de acceso aleatorio
8 MAQUINAS DE ESTADO ALGORÍTMICO (ASM)
8-1 Introducción
8-2 Diagrama ASM
8-3 Consideraciones de temporizado
8-4 Implementación del control
8-5 Diseño con multiplexores
8-6 Control PLA
9 LÓGICA SECUENCIAL ASINCRÓNICA
9-1 Introducción
9-2 Procedimiento de análisis
9-3 Circuitos con seguros
9-4 Procedimiento de diseño
9-5 Reducción de las tablas de estado y de flujo
9-6 Asignación de estado libre de carreras
9-7 Riesgos
9-8 Ejemplo de diseño
10 CIRCUITOS INTEGRADOS DIGITALES
10-1 Introducción
10-2 Características del transistor bipolar
10-3 Circuitos RTL y DTL
10-4 Lógica de inyección integrada (I2L)
10-5 Lógica de transistor- transistor (TTL)
10-6 Lógica de emisor acoplado (ECL)
10-7 Semiconductores de metal oxido (MOS)
10-8 MOS complementarios (MOS)
11 EXPERIMENTOS DE LABORATORIO
11-0 Introducción a experimentos
11-1 Números binarios y decimales
11-2 Compuertas digitales lógicas
11-3 Simplificación de funciones booleanas
11-4 Circuitos combinacionales
11-5 Convertidores de código
11-6 Diseño con multiplexores
11-7 Sumadores y restadores
11-8 Flip-flops
11-9 Circuitos secuenciales
11-10 Contadores
11-11 Registros de corrimiento
11-12 Adición serial
11-13 Unidad de memoria
11-14 Frontón con lámpara
11-15 Reloj generador de pulso
Apéndice: respuestas a problemas selectos

Haga clic en una imagen para verla en el visor de imágenes

Imagen de cubierta local