Diseño digital / (Registro nro. 697)
[ vista simple ]
000 -CABECERA | |
---|---|
Campo de control de longitud fija | 04444nam a2200313 i 4500 |
001 - NÚMERO DE CONTROL | |
Número de control | 697 |
003 - IDENTIFICADOR DEL NÚMERO DE CONTROL | |
Identificador del número de control | AR-RqUTN |
008 - DATOS DE LONGITUD FIJA--INFORMACIÓN GENERAL | |
Códigos de información de longitud fija | 240425s1987 d||||r|||| 001 0 spa d |
020 ## - NÚMERO INTERNACIONAL ESTÁNDAR DEL LIBRO | |
ISBN | 9688801062 |
040 ## - FUENTE DE LA CATALOGACIÓN | |
Centro catalogador de origen | AR-RqUTN |
Lengua de catalogación | spa |
Centro transcriptor | AR-RqUTN |
041 #7 - CÓDIGO DE LENGUA | |
Código de lengua del texto | es |
Fuente del código | ISO 639-1 |
080 0# - NÚMERO DE LA CLASIFICACIÓN DECIMAL UNIVERSAL | |
Clasificación Decimal Universal | 621.38 |
Edición de la CDU | 2000 |
100 1# - ENTRADA PRINCIPAL--NOMBRE DE PERSONA | |
Nombre personal | Mano, M. Morris |
245 10 - MENCIÓN DE TÍTULO | |
Título | Diseño digital / |
Mención de responsabilidad | M. Morris Mano |
260 ## - PUBLICACIÓN, DISTRIBUCIÓN, ETC. | |
Lugar de publicación, distribución, etc. | Naucalpan de Juárez : |
Nombre del editor, distribuidor, etc. | Prentice-Hall Hispanoamericana, |
Fecha de publicación, distribución, etc. | 1987 |
300 ## - DESCRIPCIÓN FÍSICA | |
Extensión | xi, 491 p. : |
Otras características físicas | fig. ; |
336 ## - TIPO DE CONTENIDO | |
Fuente | rdacontent |
Término de tipo de contenido | texto |
Código de tipo de contenido | txt |
337 ## - TIPO DE MEDIO | |
Fuente | rdamedia |
Nombre del tipo de medio | sin mediación |
Código del tipo de medio | n |
338 ## - TIPO DE SOPORTE | |
Fuente | rdacarrier |
Nombre del tipo de soporte | volumen |
Código del tipo de soporte | nc |
500 ## - NOTA GENERAL | |
Nota general | Incluye índice alfabético |
505 00 - NOTA DE CONTENIDO CON FORMATO | |
Nota de contenido con formato | 1. SISTEMAS BINARIOS<br/>1-1 Computadoras digitales y sistemas digitales<br/>1-2 Números binarios<br/>1-3 Conversiones de la base de números<br/>1-4 Números octales y hexadecimales<br/>1-5 Complementos<br/>1-6 Códigos binarios<br/>1-7 Almacenamiento binario y registros<br/>1-8 Lógica binaria<br/>1-9 Circuitos integrados<br/>2. ALGEBRA BOOLEANAS Y COMPUERTAS LÓGICAS<br/>2-1 Definiciones básicas<br/>2-2 Definición axiomática del algebra booleana<br/>2-3 Teoremas básicos y propiedades del algebra booleana<br/>2-4 Funciones booleanas<br/>2-5 Formas canónicas y estándar<br/>2-6 Otras operaciones lógicas<br/>2-7 Compuertas lógicas digitales<br/>2-8 Familias lógicas digitales IC<br/>3. SIMPLIFICACIÓN DE FUNCIONES BOOLEANAS<br/>3-1 Métodos de mapas<br/>3-2 Mapas de dos y tres variables<br/>3-3 Mapas de cuatro variables<br/>3-4 Mapas de cinco y seis variables<br/>3-5 Simplificación de productos de suma<br/>3-6 Implementación con NOR y NAND<br/>3-7 Otras implementaciones de nivel dos<br/>3-8 Condiciones no importa<br/>3-9 Método de tabulación<br/>3-10 Determinación de los implicantes primos<br/>3-11 Selección de implicantes primos<br/>3-12 Comentarios concluyentes<br/>4 LÓGICA COMBINACIONAL<br/>4-1 Introducción<br/>4-2 Procedimiento de diseño<br/>4-3 Sumadores<br/>4-4 Restadores<br/>4-5 Conversión de código<br/>4-6 Procedimiento de análisis<br/>4-7 Circuitos NAND de nivel múltiple<br/>4-8 Circuitos NOR de niveles múltiples<br/>4-9 OR-excluyente y funciones de equivalencia<br/>5 Lógica combinacional con MSI y LSI<br/>5-1 Introducción<br/>5-2 Sumador binario paralelo<br/>5-3 Sumador decimal<br/>5-4 Comparador de magnitud<br/>5-5 Decodificadores<br/>5-6 Multiplexores<br/>5-7 Memoria de solo lectura (ROM)<br/>5-8 Arreglo lógico programable (PLA)<br/>5-9 Comentarios concluyentes<br/>6 LÓGICA SECUENCIAL SÍNCRONA <br/>6-1 Introducción<br/>6-2 Flips-flops<br/>6-3 Disparo del slip-flop<br/>6-4 Análisis de circuitos secuenciales temporizados<br/>6-5 Reducción y asignación de estado<br/>6-6 Tablas de excitación flip-flop<br/>6-7 Procedimiento de diseño<br/>6-8 Diseño de contadores<br/>6-9 Diseño mediante las ecuaciones de estado<br/>7 REGISTROS Y CONTADORES Y UNIDAD DE MEMORIA <br/>7-1 Introducción<br/>7-2 Registros<br/>7-3 Registros con corrimiento<br/>7-4 ¡Contadores de ondulación o pulsación<br/>7-5 Contadores sincrónicos<br/>7-6 Secuencias de temporizado<br/>7-7 Unidad de memoria<br/>7-8 Ejemplos de memorias de acceso aleatorio<br/>8 MAQUINAS DE ESTADO ALGORÍTMICO (ASM) <br/>8-1 Introducción<br/>8-2 Diagrama ASM<br/>8-3 Consideraciones de temporizado<br/>8-4 Implementación del control<br/>8-5 Diseño con multiplexores<br/>8-6 Control PLA<br/>9 LÓGICA SECUENCIAL ASINCRÓNICA<br/>9-1 Introducción<br/>9-2 Procedimiento de análisis<br/>9-3 Circuitos con seguros<br/>9-4 Procedimiento de diseño<br/>9-5 Reducción de las tablas de estado y de flujo<br/>9-6 Asignación de estado libre de carreras<br/>9-7 Riesgos<br/>9-8 Ejemplo de diseño<br/>10 CIRCUITOS INTEGRADOS DIGITALES<br/>10-1 Introducción<br/>10-2 Características del transistor bipolar<br/>10-3 Circuitos RTL y DTL<br/>10-4 Lógica de inyección integrada (I2L)<br/>10-5 Lógica de transistor- transistor (TTL)<br/>10-6 Lógica de emisor acoplado (ECL)<br/>10-7 Semiconductores de metal oxido (MOS)<br/>10-8 MOS complementarios (MOS)<br/>11 EXPERIMENTOS DE LABORATORIO<br/>11-0 Introducción a experimentos<br/>11-1 Números binarios y decimales<br/>11-2 Compuertas digitales lógicas<br/>11-3 Simplificación de funciones booleanas<br/>11-4 Circuitos combinacionales<br/>11-5 Convertidores de código<br/>11-6 Diseño con multiplexores<br/>11-7 Sumadores y restadores<br/>11-8 Flip-flops<br/>11-9 Circuitos secuenciales<br/>11-10 Contadores<br/>11-11 Registros de corrimiento<br/>11-12 Adición serial<br/>11-13 Unidad de memoria<br/>11-14 Frontón con lámpara<br/>11-15 Reloj generador de pulso<br/>Apéndice: respuestas a problemas selectos |
650 #7 - PUNTO DE ACCESO ADICIONAL DE MATERIA--TÉRMINO DE MATERIA | |
Término de materia | SISTEMA BINARIO |
Fuente del encabezamiento o término | Spines |
650 #7 - PUNTO DE ACCESO ADICIONAL DE MATERIA--TÉRMINO DE MATERIA | |
Término de materia | ALGEBRA DE BOOLE |
Fuente del encabezamiento o término | |
650 #7 - PUNTO DE ACCESO ADICIONAL DE MATERIA--TÉRMINO DE MATERIA | |
Término de materia | LOGICA MATEMATICA |
Fuente del encabezamiento o término | Spines |
650 #7 - PUNTO DE ACCESO ADICIONAL DE MATERIA--TÉRMINO DE MATERIA | |
Término de materia | CIRCUITOS INTEGRADOS |
Fuente del encabezamiento o término | |
942 ## - ELEMENTOS DE PUNTO DE ACCESO ADICIONAL (KOHA) | |
Tipo de ítem Koha | Libros |
Esquema de clasificación | Universal Decimal Classification |
999 ## - NÚMEROS DE CONTROL DE SISTEMA (KOHA) | |
-- | 697 |
-- | 697 |
Estado | Estado perdido | Esquema de Clasificación | Estado de conservación | Tipo de préstamo | Tipo de colección | Localización permanente | Ubicación/localización actual | ST | Fecha de adquisición | Origen de la adquisición | Número de inventario | Total Checkouts | ST completa de Koha | Código de barras | Date last seen | Número de patrimonio | Número de copias | Tipo de ítem Koha |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
Universal Decimal Classification | Biblioteca "Ing. Alcides R. Martínez" | Biblioteca "Ing. Alcides R. Martínez" | 25/04/2024 | Compra | 706 | 621.38 M833 | 706 | 25/04/2024 | 210.10 | 25/04/2024 | Libros | |||||||
Universal Decimal Classification | Biblioteca "Ing. Alcides R. Martínez" | Biblioteca "Ing. Alcides R. Martínez" | 19/06/2002 | Compra | 1413 | 621.38 M833 | 1413 | 25/04/2024 | 1206.20 | 25/04/2024 | Libros |