Diseño digital : (Registro nro. 850)
[ vista simple ]
000 -CABECERA | |
---|---|
Campo de control de longitud fija | 13902nam a2200301 i 4500 |
001 - NÚMERO DE CONTROL | |
Número de control | 850 |
003 - IDENTIFICADOR DEL NÚMERO DE CONTROL | |
Identificador del número de control | AR-RqUTN |
008 - DATOS DE LONGITUD FIJA--INFORMACIÓN GENERAL | |
Códigos de información de longitud fija | 240605s1992 d||||r|||| 001 0 spa d |
020 ## - NÚMERO INTERNACIONAL ESTÁNDAR DEL LIBRO | |
ISBN | 9688802441 |
040 ## - FUENTE DE LA CATALOGACIÓN | |
Centro catalogador de origen | AR-RqUTN |
Lengua de catalogación | spa |
Centro transcriptor | AR-RqUTN |
041 #7 - CÓDIGO DE LENGUA | |
Código de lengua del texto | es |
Fuente del código | ISO 639-1 |
080 0# - NÚMERO DE LA CLASIFICACIÓN DECIMAL UNIVERSAL | |
Clasificación Decimal Universal | 621.38 |
Edición de la CDU | 2000 |
100 1# - ENTRADA PRINCIPAL--NOMBRE DE PERSONA | |
Nombre personal | Wakerly, John F. |
245 10 - MENCIÓN DE TÍTULO | |
Título | Diseño digital : |
Resto del título | principios y prácticas / |
Mención de responsabilidad | John F. Wakerly |
260 ## - PUBLICACIÓN, DISTRIBUCIÓN, ETC. | |
Lugar de publicación, distribución, etc. | Naucalpan de Juárez : |
Nombre del editor, distribuidor, etc. | Prentice-Hall Hispanoamericana, |
Fecha de publicación, distribución, etc. | 1992 |
300 ## - DESCRIPCIÓN FÍSICA | |
Extensión | xxiii, 734 p. : |
Otras características físicas | fig., tablas ; |
Dimensiones | 23 cm |
336 ## - TIPO DE CONTENIDO | |
Fuente | rdacontent |
Término de tipo de contenido | texto |
Código de tipo de contenido | txt |
337 ## - TIPO DE MEDIO | |
Fuente | rdamedia |
Nombre del tipo de medio | sin mediación |
Código del tipo de medio | n |
338 ## - TIPO DE SOPORTE | |
Fuente | rdacarrier |
Nombre del tipo de soporte | volumen |
Código del tipo de soporte | nc |
500 ## - NOTA GENERAL | |
Nota general | Incluye índice alfabético |
505 00 - NOTA DE CONTENIDO CON FORMATO | |
Nota de contenido con formato | 1. SISTEMAS NUMÉRICOS Y CÓDIGOS<br/>1.1 Sistemas numéricos posicionales<br/>1.2 Número octales y hexadecimales<br/>1.3 Conversiones entre sistemas numéricos posicionales<br/>1.4 Suma y resta de dos números no decimales<br/>1.5 Representación de números negativos<br/>1.5 Representación de magnitud y signo<br/>1.5.2 Sistema numérico en complemento<br/>1.5.3 Representación en complemento a la base<br/>1,5,4 Representación en complemento a dos<br/>1.5.5 Representación en complemento a la base disminuida<br/>1.6 Suma y resta en complemento a dos<br/>1.6.1 Reglas de la suma<br/>1.6.2 Una representación gráfica<br/>1.6.3 Desborde<br/>1.6.4 Reglas de la resta<br/>1.6.5 Números binarios en complemento a dos y sin signo<br/>1.7 Suma y resta en complemento a uno<br/>1.8 Multiplicación binaria<br/>1.9 División binaria<br/>1.10 Códigos binarios de números decimales<br/>1.11 Código Gray<br/>1.12 Código de caracteres<br/>1.13 Códigos para acciones, condiciones y estados<br/>1.14 Cubos-n y distancia<br/>1.15 Códigos para detectar y corregir errores<br/>1.15.1 Códigos detectores de errores<br/>1.15.2 Códigos para corrección de errores y detección de errores múltiples<br/>1.15.3 Códigos de Hamming<br/>1.15.4 Códigos bidimensionales<br/>1.15.2 Códigos de suma de verificación<br/>1.15.6 Códigos m de n<br/>1.16 Códigos para transmisión y almacenamiento de datos en serie<br/>1.16.1 Datos en paralelo y en serie<br/>1.16.2 Códigos de línea en serie<br/>2. CIRCUITOS DIGITALES<br/>2.1 Señales y compuertas lógicas<br/>2.2 Diodos<br/>2.3 Lógica de diodos<br/>2.4 Transistores de unión bipolar<br/>2.5 Inversiones lógicos<br/>2.6 Diseño eléctrico de un inversor lógico<br/>2.6.1 Fuentes de alimentación y niveles lógicos<br/>2.6.2 Elección de las resistencias<br/>2.6.3 Máximo número de salidas<br/>2.6.4 Tiempo de transacción<br/>2.6.5 Tiempo de propagación<br/>2.7 Lógica transistor resistencia (RTL)<br/>2.7.1Número máximo de entradas<br/>2.8 Lógica de transistor diodo (DTL)<br/>2.9 Lógica transistor-transistor (TTL)<br/>2.9.1 Compuesta NAND TTL básica<br/>2.9.2 Niveles y márgenes de ruido<br/>2.9.3 Número máximo de compuertas a la salida<br/>2.9.4 Efectos a la carga<br/>2.9.5 Entradas no usadas<br/>2.10 Otros tipos de compuertas TTL<br/>2.10.1 Compuertas NOR<br/>2.10.2 Compuertas AND-OR-INVERSOR<br/>2.10.3 Compuertas no inversoras<br/>2.11 Otras estructuras de entrada y salida TTL<br/>2.11.1 Entradas de disparo Schmit<br/>2..11.2 Salidas Darlington<br/>2.11.3 Salidas de colector abierto<br/>2.11.4 Lógica alambrada<br/>2.11.5 Salidas de tres estados<br/>2.12 Familias TTL<br/>2.12.1 Primeras familias TTL<br/>2.12.2 Transistores Schottky<br/>2.12.3 Familias TTL Schottky<br/>2.12.4 Características de las familias TTL<br/>2.13 Lógica en modo de corriente (CML)<br/>2.13.1 El circuito CML básico<br/>2.13.2 La familia ECL de 10K<br/>2.13.3 La familia ECL de 100K<br/>2.14 Lógica semiconductora de oxido metálico (MOS)<br/>2.14.1 Transistores MOS<br/>2.14.2 Inversores y compuertas NMOS<br/>2.15 Lógica MOS complementaria (CMOS)<br/>2.15.1 Circuito CMOS básico<br/>2.15.2 Niveles lógicos y márgenes de ruido<br/>2.15.3 Consumo de energía<br/>2.15.4 Número máximo de compuertas a la salida<br/>2.15.5 Compuertas CMOS NAND y NOR<br/>2.15.6 Números máximos de terminales a la entrada la compuerta<br/>2.15.7 Familias CMOS<br/>2.15.8 Interfase CMOS/TTL<br/>2.16 Circuitos integrados<br/>2.17 IC de aplicación específica (ASICS)<br/>3. PRINCIPIOS DE DISEÑO DE LÓGICA COMBINACIONAL<br/>3.1 Algebra de conmutación<br/>3.1.1 Axiomas<br/>3.1.2 Teoremas de una sola variable<br/>3.1.3 Teoremas de dos y tres variables<br/>3.1.4 Teoremas de n variables<br/>3.1.5 Dualidad<br/>3.1.6 Representaciones estándar de funciones lógicas<br/>3.2 Análisis de circuitos combinacionales<br/>3.3 Síntesis de circuitos combinacionales<br/>3.3.1 Descripción de diseño y circuitos<br/>3.3.2 Manipulaciones de circuitos<br/>3.3.3 Minimización de circuitos combinacionales<br/>3.3.4 Mapas de Karnaugh<br/>3.3.5 Minimización de sumas de productos<br/>3.3.7 Combinaciones de entrada “no importa”<br/>3.3.8 Minimización de salida múltiple<br/>3.4 Métodos de minimización programada<br/>3.4.1 Representación de términos de productos<br/>3.4.2 Búsqueda de implicantes primos la combinar términos de producto<br/>3.4.3 Búsqueda de implicantes primos mediante consenso interactivo<br/>3.4.4 Búsqueda de cobertura mínima con tablas de implicaciones primos<br/>3.4.5 Búsqueda de una cobertura mínima por consenso interactivo<br/>3.4.6 Otros métodos de minimización<br/>3.5 Riesgos temporizados<br/>3.5.2 Riesgos estáticos<br/>3.5.2 Búsqueda de riesgos estáticos con mapas<br/>3.5.2 Riesgos dinámicos<br/>3.5.4 Como diseñar circuitos libres de riesgos<br/>4. PRÁCTICAS REDISEÑO LÓGICO COMBINACIONAL<br/>4.1 Estándares de documentación<br/>4.1.1 Diagrama debroques<br/>4.1.2 Símbolos de compuertas<br/>4.1.3 Nombres de señales y niveles activos<br/>4.1.4 Niveles activos de las terminales<br/>4.1.5 Diseño lógico de inversión a inversión<br/>4.1.6 Como dibujar una tarjeta<br/>4.1.7 Canales<br/>4.1.8 Información esquemática adicional<br/>4.1.9 Símbolos estándar IEEE<br/>4.2 El tiempo en los circuitos<br/>4.2.1 Diagramas de tiempo<br/>4.2.2 Tiempo de propagación<br/>4.3 Decodificaciones<br/>4.3.1 Decodificaciones binarios<br/>4.3.2 Nombres de terminales y señales para elementos de mayor escala<br/>4.3.3 El decodificador dual 74LSI39 de 2 a 4<br/>4.3.4 El decodificador 74LSI38 de 3 a 8<br/>4.3.5 Decodificadores binarios en cascada<br/>4.3.6 Decodificadores barios como generadores de mintérminos 4.3.7 Decodificadores de siete segmentos<br/>4.3.8 Símbolos estándar IEEE<br/>4.4 Registros de tres estados<br/>4.4.1 Registros de tres estados SSI y MSI estándar<br/>4.4.2 Símbolos estándar IEEE<br/>4.5 Codificadores<br/>4.5.1 Codificadores de prioridad<br/>4.5.2 El codificador de prioridades 74LSI48<br/>4.5.3 Símbolos estándar IEEE<br/>4.6 Multiplexores<br/>4.6.1 Multiplexores estándar MSI<br/>4.6.2 Expansión de multiplexores<br/>4.6.3 Los multiplexores como generadores de funciones<br/>4.6.4 Multiplexores, de multiplexores y canales o buses<br/>4.6.5 Símbolos IEE estándar<br/>4.7 Compuertas OR EXCLUSIVAS y circuitos de paridad<br/>4.7.1 Compuertas OR EXCLUSIVAS y compuertas NOR EXCLUSIVAS<br/>4.7.2 Circuitos de paridad<br/>4.7.3 El generador de paridad de 9 bits 74LS280<br/>4.7.4 Aplicaciones de la verificación de paridad<br/>4.7.5 Los símbolos estándar IEEE<br/>4.8 Comparadores<br/>4.8.1 Estructura del comparador<br/>4.8.2 Circuitos iterativos<br/>4.8.3 Un circuito comparador iterativo<br/>4.8.4 Comparadores estándar MSI<br/>4.8.5 Símbolos IEEE estándar<br/>4.9 Sumadores, restadores y ALU<br/>4.9.1 Medio sumador y sumador completo<br/>4.9.2 Sumadores de programación<br/>4.9.3 Restadores<br/>4.9.4 Sumadores con acarreo anticipado<br/>4.9.5 Sumadores MSI<br/>4.9.6 Aritmética MSI y unidades lógicas (ALU)<br/>4.9.7 Acarreo anticipado en grupo<br/>4.9.8 Símbolos estándar IEEE<br/>4.10 Multiplicadores combinacionales<br/>4.11 Diseño lógico combinacional con funciones MSI<br/>4.11.1 Objetivos del diseño<br/>4.11.2 Uso de funciones MSI parta lógica aleatoria<br/>4.11.3 Funciones cuasi MSI<br/>4.11.4 Cómo encontrar las funciones MSI en problemas más grandes<br/>5. PRINCIPIOS DE DISEÑO SECUENCIA<br/>5.1 Elementos biestables<br/>5.1.1 Análisis digital<br/>5.1.2 Análisis analógico<br/>5.1.3 Comportamiento metaestable<br/>5.2 Biestables y Flip Flops<br/>5.2.1 El biestable S-R<br/>5.2.2 El biestable/ S-/R<br/>5.2.3 El biestable S-R con habilitación<br/>5.2.4 El biestable D<br/>5.2.5 El flip flop D disparado por flanco<br/>5.2.6 El flip flop S-R maestro/esclavo<br/>5.2.7 El flip flop J-K maestro/esclavo<br/>5.2.8 El flip flop J-K disparado por flanco<br/>5.29 El flip flop T<br/>5.2.10 Ecuaciones características<br/>5.3 Análisis de máquinas de estado sincronizadas por reloj<br/>5.3.1 Estructura de la máquina de estados<br/>5.3.2 Análisis de máquina de estado flip flops D<br/>5.3.3 Análisis de máquinas de estados con flip flops J-K<br/>5.4 Diseño de máquinas de estados sincronizados con reloj<br/>5.4.1 Diseño de la tabla de estados<br/>5.4.2 Minimización de estados<br/>5.4.3 Asignación de estados<br/>5.4.4 Síntesis con flip flops D<br/>5.4.5 Síntesis con flip flops J-K<br/>5.4.6 Mas ejemplos de diseño con flip flops D<br/>5.5 Circuitos secuenciales retroalimentados<br/>5.5.1 Análisis<br/>5.5.2 Como analizar circuitos con múltiples lazos de retroalimentación<br/>54.5.3 Carreras<br/>5.5.4 Las tablas de estado y las tabas de flujo<br/>5.5.5 Comentarios<br/>5.6 Diseño de circuitos secuencias retroalimentados<br/>5.6.1 Biestables<br/>5.6.2 Diseño de tablas de flujo en modo fundamental<br/>5.6.3 Minimización de la tabla de flujo<br/>5.6.4 Asignación de estado libre de carrera<br/>5.6.5 Ecuaciones de excitación<br/>5.6.6 Riesgos esenciales<br/>5.6.7 Resumen<br/>6. PRÁCTICAS DE DISEÑO LÓGICO SECUENCIAL<br/>6.1 Estándares para la documentación de circuitos secuenciales<br/>6.1.1 Requisitos generales<br/>6.1.2 Símbolos lógicos<br/>6.1.3 Descripciones de las máquinas de estados<br/>6.1.4 Diagramas de tiempo y especificaciones<br/>6.2 Bienestar y flip flops<br/>6.2.1 Biestables y flip flops SSI<br/>6.2.2 Interruptor sin rebote<br/>6.2.3 Registros y biestables de varios bits<br/>6.2.4 Símbolos estándar IEEE<br/>6.3 Contadores<br/>6.3.1 Contadores de propagación<br/>6.3.2 Contadores sincrónicos<br/>6.3.3 Contadores MSI y aplicaciones<br/>6.3.4 Decodificación de los estados del contador binario<br/>6.3.5 Símbolos estándar IEEE<br/>6.4 Registros de corrimiento<br/>6.4.1 Estructura del registro de corrimiento<br/>6.4.2 Registros de corrimiento MSI<br/>6.4.3 La aplicación de registro de corrimiento más grande del mundo<br/>6.4.4 Conversión serie/paralela<br/>6.4.5 Contadores de registro de corrimiento<br/>6.4.6 Contadores de anillo<br/>6.4.7 Contadores Johnson<br/>6.4.8 Contadores de registro de corrimientos con retroalimentación lineal<br/>6.4.9 Símbolos estándar IEEE<br/>6.5 Circuitos combinacionales iterativos vs. circuitos secuenciales<br/>6.6 Diseño práctico de máquinas de estados<br/>6.6.1 Diseño ad hoc<br/>6.6.2 Diseño de máquinas de estados con diagramas de estados<br/>6.6.3 Diseño de máquinas de estado con diagramas ASM<br/>6.7 Síntesis de máquinas de estados a partir de las listas de transición<br/>6.7.1 Ecuaciones de transmisión<br/>6.7.2 Ecuaciones de excitación<br/>6.7.3 Variaciones del esquema<br/>6.7.4 Otro ejemplo<br/>6.7.5 Estados no usados<br/>6.7.6 Asignación de códigos de estados de salida<br/>6.7.7 Codificación de estados no importa<br/>6.8 Otros enfoques para el diseño de las máquinas de estados<br/>6.8.1 Contadores MSI y registros de corrimientos como máquinas de estados<br/>6.8.2 Descomposición de las máquinas de estados<br/>6.9 Metodología de diseño sincrónico<br/>6.9.1 Estructura de un sistema sincrónico<br/>6.9.2 Ejemplo de diseño de un sistema sincrónico<br/>6.9.3 Desfasamiento del reloj<br/>6.9.4 Adecuación del reloj<br/>6.9.5 Entradas asincrónicas<br/>6.10 Fallas del sincronizador y estimación de la metaestabilidad<br/>6.10.1 fallas del sincronizador<br/>6.10.2 Tiempo de resolución<br/>6.10.3 Diseño de un sincronizador confiable<br/>6.10.4 Análisis de la sincronización metaestable<br/>6.10.5 Mejores sincronizadores<br/>6.10.6 Otros diseños de sincronizadores<br/>6.10.7 Flip flops raramente metaestables<br/>7. DISPOSITIVOS LÓGICOS PROGRÁMALES<br/>7.1 Memoria de solo lectura<br/>7.1.1 Uso de las ROM para funciones lógicas combinacionales<br/>7.1.2 Estructura interna de a ROM<br/>7.1.3 Descodificación bidimensional<br/>7.1.4 Tipos de ROM comerciales<br/>7.15 Entradas de control y tiempos de la ROM<br/>7.1.6 Aplicaciones ROM<br/>7.2 PLD combinacionales<br/>7.2.1 Arreglos lógicos programables (PLA)<br/>7.2.2 ROM vs. PLA<br/>7.2.3 Dispositivos de lógica de arreglo programable (PAL)<br/>7.2.4 El lenguaje de programación ABEL<br/>7.2.5 Polaridad de la señal<br/>7.2.6 Lógica de dos pasos<br/>7.2.7 Aplicaciones de PLD combinacionales<br/>7.2.8 Conjuntos y relaciones<br/>7.2.9 Otra aplicación PLD combinacional<br/>7.2.10 Otros PLD combinacionales y otras aplicaciones<br/>7.2.11 Control de salida de tres estados<br/>7.2.12 Biestables<br/>7.3 PLD secuenciales<br/>7.3.1 PLD de registro estándar<br/>7.3.2 Especificaciones de tiempos para PLD<br/>7.3.3 Aplicaciones de los PLD de registro<br/>7.3.4 Diseño de contadores binarios con PLD de la serie X<br/>7.3.5 Diseño de contadores con PLD de la serie X<br/>7.3.6 Salidas en cascada y acarreo<br/>7.3.7 Ejemplo de diseño con la serie X<br/>7.4 Diseño de máquinas de estados con PLD secuenciales<br/>7.4.1 Tiempo y empaquetado de máquinas de estado basadas en PLD<br/>7.4.2 Síntesis de máquinas basadas en PLD mediante listas de transición<br/>7.4.3 Diseño con un lenguaje de descripción de máquinas de estado<br/>7.4.4 Controlador de luces para el peor tráfico del mundo<br/>7.5 Memoria de lectura/escritura<br/>7.5.1 Estructura de la RAM estadísticas estándar<br/>7.5.2 RAM estadística estándar<br/>7.5.3 RAM dinámica<br/>8. TEMAS ADICIONALES DEL MUNDO REAL<br/>8.1 Herramientas de ingeniería asistida por computadora<br/>8.1.1 Captura de esquemas<br/>8.1.2 Análisis y simulación del circuito<br/>8.1.3 Lenguajes para la descripción de hardware<br/>8.2 Diseños con capacidad de verificación<br/>8.2.1 Pruebas<br/>8.2.2 Pruebas en circuito y con soporte de clavos<br/>8.2.3 Métodos de barrido<br/>8.3 Estimación de la confiabilidad del sistema digital<br/>8.3.1 Tasa de fallas<br/>8.3.2 Confiabilidad y MTBF<br/>8.3.3 Confiabilidad del sistema<br/>8.4 Líneas de transmisión, reflexiones y terminaciones<br/>8.4.1 Teoría básica de línea de transmisión<br/>8.4.2 Interconexiones de señales lógicas como líneas de transmisión<br/>A. REVISIÓN DE CIRCUITOS ELÉCTRICOS<br/>A.1 Fundamentos<br/>A.1.1 Carga<br/>A.1.2 Voltaje<br/>A.1.3 Corriente<br/>A.1.4 Circuitos<br/>A.2 Resistencia y circuitos equivalentes<br/>A.2.1 Ley de Ohn y resistencias<br/>A.2.2 Potencia<br/>A.2.3 El equivalente de Thévenin<br/>A.3 Capacitores<br/>A.4 Circuitos RC |
650 #7 - PUNTO DE ACCESO ADICIONAL DE MATERIA--TÉRMINO DE MATERIA | |
Término de materia | TECNOLOGIA ELECTRONICA |
Fuente del encabezamiento o término | Spines |
650 #7 - PUNTO DE ACCESO ADICIONAL DE MATERIA--TÉRMINO DE MATERIA | |
Término de materia | CIRCUITOS INTEGRADOS |
Fuente del encabezamiento o término | |
650 #7 - PUNTO DE ACCESO ADICIONAL DE MATERIA--TÉRMINO DE MATERIA | |
Término de materia | CIRCUITOS ELECTRONICOS |
Fuente del encabezamiento o término | |
942 ## - ELEMENTOS DE PUNTO DE ACCESO ADICIONAL (KOHA) | |
Tipo de ítem Koha | Libros |
Esquema de clasificación | Universal Decimal Classification |
999 ## - NÚMEROS DE CONTROL DE SISTEMA (KOHA) | |
-- | 850 |
-- | 850 |
Estado | Estado perdido | Esquema de Clasificación | Estado de conservación | Tipo de préstamo | Tipo de colección | Localización permanente | Ubicación/localización actual | ST | Fecha de adquisición | Origen de la adquisición | Número de inventario | Total Checkouts | ST completa de Koha | Código de barras | Date last seen | Número de patrimonio | Número de copias | Tipo de ítem Koha |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
Universal Decimal Classification | Biblioteca "Ing. Alcides R. Martínez" | Biblioteca "Ing. Alcides R. Martínez" | 24/07/1995 | Compra | 957 | 621.38 W139 | 957 | 05/06/2024 | 276.10 | 05/06/2024 | Libros | |||||||
Universal Decimal Classification | Biblioteca "Ing. Alcides R. Martínez" | Biblioteca "Ing. Alcides R. Martínez" | 24/07/1995 | Compra | 958 | 621.38 W139 | 958 | 05/06/2024 | 277.10 | 05/06/2024 | Libros |