Ingeniería computacional : (Registro nro. 712)
[ vista simple ]
000 -CABECERA | |
---|---|
Campo de control de longitud fija | 04260nam a2200325 i 4500 |
001 - NÚMERO DE CONTROL | |
Número de control | 712 |
003 - IDENTIFICADOR DEL NÚMERO DE CONTROL | |
Identificador del número de control | AR-RqUTN |
008 - DATOS DE LONGITUD FIJA--INFORMACIÓN GENERAL | |
Códigos de información de longitud fija | 240425s1991 d||||r|||| 001 0 spa d |
020 ## - NÚMERO INTERNACIONAL ESTÁNDAR DEL LIBRO | |
ISBN | 9688802204 |
040 ## - FUENTE DE LA CATALOGACIÓN | |
Centro catalogador de origen | AR-RqUTN |
Lengua de catalogación | spa |
Centro transcriptor | AR-RqUTN |
041 #7 - CÓDIGO DE LENGUA | |
Código de lengua del texto | es |
Fuente del código | ISO 639-1 |
080 0# - NÚMERO DE LA CLASIFICACIÓN DECIMAL UNIVERSAL | |
Clasificación Decimal Universal | 681.3.06 |
Edición de la CDU | 2000 |
100 1# - ENTRADA PRINCIPAL--NOMBRE DE PERSONA | |
Nombre personal | Mano, M. Morris |
245 10 - MENCIÓN DE TÍTULO | |
Título | Ingeniería computacional : |
Resto del título | diseño del hardware / |
Mención de responsabilidad | M. Morris Mano |
260 ## - PUBLICACIÓN, DISTRIBUCIÓN, ETC. | |
Lugar de publicación, distribución, etc. | Naucalpan de Juárez : |
Nombre del editor, distribuidor, etc. | Prentice-Hall Iberoamericana, |
Fecha de publicación, distribución, etc. | 1991. |
300 ## - DESCRIPCIÓN FÍSICA | |
Extensión | xiii, 458 p. : |
Otras características físicas | fig., tablas ; |
Dimensiones | 23 cm |
336 ## - TIPO DE CONTENIDO | |
Fuente | rdacontent |
Término de tipo de contenido | texto |
Código de tipo de contenido | txt |
337 ## - TIPO DE MEDIO | |
Fuente | rdamedia |
Nombre del tipo de medio | sin mediación |
Código del tipo de medio | n |
338 ## - TIPO DE SOPORTE | |
Fuente | rdacarrier |
Nombre del tipo de soporte | volumen |
Código del tipo de soporte | nc |
500 ## - NOTA GENERAL | |
Nota general | Incluye índice alfabético |
505 00 - NOTA DE CONTENIDO CON FORMATO | |
Nota de contenido con formato | 1. NÚMEROS Y CÓDIGOS BINARIOS<br/>1-1. Computadoras digitales<br/>1-2. Sistemas de numeración<br/>1-3. Operaciones aritméticas<br/>1-4. Complementos<br/>1-5. Números binarios con signo<br/>1-6. Códigos alfanuméricos<br/>2. CIRCUITOS DIGITALES<br/>2-1. Lógica y compuertas binarias<br/>2-2. Algebra booleanas<br/>2-3. Formas estándar<br/>2-4. Simplificación de un mapa<br/>2-5. Manipulación de mapas<br/>2-6. Compuertas NAND y NOR<br/>2-7. Compuerta OR excluyente<br/>2-8. Circuitos integrados<br/>3. SISTEMAS COMBINATORIOS<br/>3-1. Introducción<br/>3-2. Procedimiento de análisis<br/>3-3. Procedimiento de diseño<br/>3-4. Circuitos aritméticos<br/>3-5. Decodificadores<br/>3-6. Codificadores<br/>3-7. Multiplexores<br/>3-8. Símbolos gráficos estándar<br/>4. LÓGICA SECUENCIAL<br/>4-1. Introducción<br/>4-2. Seguros<br/>4-3. Multivibradores biestables (slip - flops)<br/>4-4. Procedimiento de análisis<br/>4-5. Diseño con multivibradores biestables D<br/>4-6. Diseño con multivibradores biestables JK<br/>5. REGISTRO Y CONTADORES<br/>5-1. Introducción<br/>5-2. Registros<br/>5-3. Registros de corrimiento<br/>5-4. Registros de corrimiento con carga en paralelo<br/>5-5. Contadores de ondulación<br/>5-6. Contadores binarios sincrónicos<br/>5-7. Otros contadores sincrónicos<br/>6. MEMORIA Y LÓGICA PROGRAMABLE<br/>6-1. Introducción<br/>6-2. Memoria de acceso aleatorio (RAM)<br/>6-3. Decodificación de la memoria<br/>6-4. Detección y corrección de errores<br/>6-5. Memoria de sólo lectura (ROM)<br/>6-6. Dispositivos de lógica programable (PLD)<br/>6-7. Arreglo de lógica programable (PLA)<br/>6-8. Lógica de arreglo programable (PAL)<br/>7. TRANSFERENCIA DE REGISTROS Y OPERACIONES DE LA COMPUTADORA<br/>7-1. Introducción<br/>7-2. Transferencia de registros<br/>7-3. Microoperaciones<br/>7-4. Transferencia del bus<br/>7-5. Unidad procesadora<br/>7-6. Unidad de aritmética y lógica (ALU)<br/>7-7. Unidad de corrimiento<br/>7-8. Palabra de control<br/>8. DISEÑO DE LA LÓGICA DE CONTROL<br/>8-1. Introducción<br/>8-2. Control microprogramador<br/>8-3. Control de la unidad procesadora<br/>8-4. Ejemplos de microprogramas<br/>8-5. Ejemplo de diseño: multiplicador binario<br/>8-6. Control fijo para el multiplicador<br/>8-7. Ejemplo de una computadora simple<br/>8-8. Diseño de una computadora simple<br/>9. INSTRUCCIONES DE COMPUTADORA Y MODOS DE DIRECCIONAMIENTO<br/>9-1. Introducción<br/>9-2. Campo de dirección<br/>9-3. Modos de direccionamiento<br/>9-4. Organización en pilas<br/>9-5. Instrucciones de transferencia de datos<br/>9-6. Instrucciones de manipulación de datos<br/>9-7. Operaciones de punto flotante<br/>9-8. Instrucciones de control del programa<br/>9-9. Interrupción de un programa<br/>10. DISEÑO DE UNA UNIDAD CENTRAL DE PROCESAMIENTO (CPU)<br/>10-1. Introducción<br/>10-2. Unidad de corrimiento lógico aritmético (ALSU)<br/>10-3. Unidad procesadora<br/>10-4. Formatos de instrucciones<br/>10-5. Formatos de microinstrucciones<br/>10-6. Ejemplos de microinstrucciones<br/>10.7. Microprograma del ciclo de la computadora<br/>10-8. Rutinas de microprogramas<br/>10-9. Unidad de control<br/>11. ENTRADA – SALIDA Y COMUNICACIÓN<br/>11-1. Introducción<br/>11-2. Interfaz de entrada – salida<br/>11-3. Comunicación en serie<br/>11-4. Modos de transferencia<br/>11-5. Prioridad de interrupción<br/>11-6. Acceso directo a la memoria (DMA)<br/>11-7. Sistemas de procesadores múltiples (multiprocesadores)<br/>12. MANEJO DE LA MEMORIA<br/>12-1. Jerarquía de la memoria<br/>12-2. Procesamiento por traslapes<br/>12-3. Memoria asociativa<br/>12-4. Memoria cache<br/>12-5. Manejo de la memoria virtual |
650 #7 - PUNTO DE ACCESO ADICIONAL DE MATERIA--TÉRMINO DE MATERIA | |
Término de materia | SISTEMA BINARIO |
Fuente del encabezamiento o término | Spines |
650 #7 - PUNTO DE ACCESO ADICIONAL DE MATERIA--TÉRMINO DE MATERIA | |
Término de materia | ALGEBRA DE BOOLE |
Fuente del encabezamiento o término | |
650 #7 - PUNTO DE ACCESO ADICIONAL DE MATERIA--TÉRMINO DE MATERIA | |
Término de materia | CIRCUITOS INTEGRADOS |
Fuente del encabezamiento o término | |
650 #7 - PUNTO DE ACCESO ADICIONAL DE MATERIA--TÉRMINO DE MATERIA | |
Término de materia | SECUENCIA LOGICA |
Fuente del encabezamiento o término | Spines |
650 #7 - PUNTO DE ACCESO ADICIONAL DE MATERIA--TÉRMINO DE MATERIA | |
Término de materia | PROCESADORES |
Fuente del encabezamiento o término | Spines |
942 ## - ELEMENTOS DE PUNTO DE ACCESO ADICIONAL (KOHA) | |
Tipo de ítem Koha | Libros |
Esquema de clasificación | Universal Decimal Classification |
999 ## - NÚMEROS DE CONTROL DE SISTEMA (KOHA) | |
-- | 712 |
-- | 712 |
Estado | Estado perdido | Esquema de Clasificación | Estado de conservación | Tipo de préstamo | Tipo de colección | Localización permanente | Ubicación/localización actual | ST | Fecha de adquisición | Origen de la adquisición | Número de inventario | Total Checkouts | ST completa de Koha | Código de barras | Date last seen | Número de patrimonio | Número de copias | Tipo de ítem Koha |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
Universal Decimal Classification | Biblioteca "Ing. Alcides R. Martínez" | Biblioteca "Ing. Alcides R. Martínez" | 25/04/2024 | Compra | 728 | 681.3.06 M833 | 728 | 25/04/2024 | 212.10 | 25/04/2024 | Libros |